728x90
반응형
SMALL
2. 중앙 처리 장치
1. 마이크로프로세서
1. 중앙 처리 장치를 1개의 칩으로 구현한 것
2. 연산 장치, 제어 장치, 레지스터 등으로 구성
3. 비트 수가 클 수록 성능이 좋음
2. 구성
1. 연산 장치
1. 자료를 처리하고 계산하는 장치
2. 산술 연산, 논리 연산의 두 가지 종류가 있음
1. 산술 연산 : 사칙연산
2. 논리 연산 : 논리합, 논리곱, 논리부정
3. 연산에 사용되는 자료는 레지스터라는 임시기억 장치로 가져와 연산을 수행함
2.제어 장치
1. 프로그램에 의해 주어지는 연산의 순서를 차례대로 실행해 나감
2. (기억 장치, 연산 장치, 입출력 장치) -> 제어 신호 -> 다음 작업 제어
3. 동작
1. 1번째 동작 : 명령어를 해독하여 제어 장치 내 명령어 레지스터에 잠시 저장하는 단계
2. 2번째 동작 : 명령어 레지스터에 기억된 명령어에 따라 명령어를 실행하는 명령어 실행 단계
4. 패치 단계 : 기억 장치의 명령어를 호출하여 명령어 레지스터에 저장하는 단계
5. 실행 단계 : 명령어를 해독하여 실행하는 과정
3. 종류
1. CICS : 명령어의 수가 많고 내부적으로 복잡함
2. RICS
1. 수행 속도를 높이기 위해 처리할 수 있는 명령어의 수를 줄인 것
2. 단순화된 명령어 구조를 가짐
3. 실제적인 수행 능력의 차이는 나지 않으나 복잡한 구조를 단순화 시킬 수 있음
4. 여러 가지 특별한 설계 방법을 통해 속도를 최대한으로 높일 수 있도록 한 기법
728x90
반응형
LIST
'이론 > 컴퓨터 공학 개론' 카테고리의 다른 글
chapter 3) 기억 장치 (0) | 2025.05.02 |
---|---|
chapter 3) 명령어 (0) | 2025.05.01 |
chapter 3) 컴퓨터 시스템 구조 (1) | 2025.04.29 |
Chapter 1) 제 3의 물결과 정보화 혁명 (0) | 2025.04.28 |
Chapter 1) 정보화의 물결 (0) | 2025.04.27 |